作者:田瑞颖 来源:中国科学报 发布时间:2024/9/26 18:55:21
选择字号:
多款国产EDA工具亮相第二届设计自动化产业峰会

 

9月23日,第二届设计自动化产业峰会IDAS 2024在上海开幕。峰会期间,多款国产自主自研EDA及IP产品发布。

发布会现场 主办方供图

  ?

2022年以来,生成式人工智能快速兴起,带动全球AI芯片、存储芯片出货量大幅飙升。AI行业发展越来越偏重GPU算力底座,全球算力需求快速增长,也带动了智算产业的高速扩张。工信部等六部门印发的《算力基础设施高质量发展行动计划》提出,2025年我国算力规模将超过300 EFLOPS,智能算力占比达到35%。算力,尤其是智能算力,正在成为数字时代的发展源动力之一。

针对大规模算力集群的高速发展为数字大芯片设计带来的多重挑战,合见工软发布了数据中心级全场景超大容量硬件仿真加速验证平台(UVHP)、新一代单系统先进原型验证平台、DFT全流程平台、电子系统设计工具和五款高速接口IP产品,涵盖算力主芯片方案、存储方案、互联方案和系统方案,为数字芯片设计发展提供了更多技术支撑。

验证贯穿整个芯片设计流程,是花费时间、资源最多的步骤。AI智算、HPC超算、AD/ADAS智驾、5G以及超大规模网络等应用领域不仅对验证工具的能力提出了更高要求,也带来了多样化场景验证的挑战。

据介绍,UVHP可以将硬件仿真系统的算力提升至数据中心级别,系统规模支持1.6亿门到460亿门可调;全场景验证模式包括纯硬件环境、XTOR和Hybrid等多种方案,不仅可以提升故障纠错效率和验证吞吐量,还能降低大规模复杂芯片流片的风险,并为软硬件协同仿真验证提供数字孪生能力。本次推出的五款高速接口IP解决方案,也为用户提供了创新、高可靠性、高性能的网络IP、存储IP及Chiplet接口IP解决方案。

随着近年来国家政策扶持力度加大、半导体产业逐步复苏,在这个技术壁垒高、研发投入大、周期长、专业人才高门槛的赛道,国内EDA行业正在获得更广阔的发展空间。

 
版权声明:凡本网注明“来源:中国科学报、科学网、科学新闻杂志”的所有作品,网站转载,请在正文上方注明来源和作者,且不得对内容作实质性改动;微信公众号、头条号等新媒体平台,转载请联系授权。邮箱:shouquan@stimes.cn。
 
 打印  发E-mail给: 
    
 
相关新闻 相关论文

图片新闻
科学网APP论文&基金最新活动来了 他们的15年“铸剑”之路
星链卫星让射电望远镜“失明” 研究生学位论文开题的十大注意事项
>>更多
 
一周新闻排行
 
编辑部推荐博文